当前位置:主页 > 科技论文 > 电子信息论文 >

神经桥集成电路的设计

发布时间:2019-05-22 05:15
【摘要】:神经损伤与再生一直以来都是神经科学研究中的一项重要课题。目前,利用医学方法修复受损的神经系统,特别是受损的中枢神经系统,存在许多难以攻克的医学临床难题,随着神经科学与半导体学等其他学科的相互渗透,以及CMOS晶体管尺寸的越来越小,为在人体受损的神经处植入相应的芯片,完成神经信号的传输提供了可能。本文首先介绍神经信号的相关理论,包括神经元的结构和电学特点;然后介绍了用于采集和激励神经信号的电极种类,如植入式微电极和体表电极,并对几种常用的探测与激励神经信号的电路结构做了一些比较。本文设计的神经桥集成电路的核心电路是CMOS运算放大器,由于神经信号幅度微弱,随机性强,所以本文采用输入输出满摆幅的运算放大器作为系统电路的主运算放大器。本文在介绍模拟集成电路设计的流程,版图设计基础,多项目晶圆计划,模拟集成电路工艺和CMOS运算放大器的理论基础上,采用0.35μm CMOS工艺,设计了一种输入输出满摆幅、高性能运算放大器,后仿真结果显示该运算放大器在3.3V单电源电压供电下,开环增益为123.1dB,单位增益带宽为6.814MHz,相位裕度为82.21°,输入级跨导的变化维持在5.5%内,电源抑制比可以达到121.8dB,共模抑制比可以达到125.7dB。本文采用输入输出满摆幅高性能CMOS运算放大器,设计了一种电压激励方式的神经桥集成电路,该电路包括与神经电极相连的阻容耦合网络,前置仪表放大器,直流补偿电路,双T陷波网络和神经功能电激励电路。由于电容比电阻更加容易匹配,所以本文的神经功能电激励电路采用开关电容再放大电路。调节仪表放大器中的外置电阻的大小,调节系统电路的增益,后仿真结果显示电路增益59.7dB~119dB可调,3dB带宽大于9.5kHz,共模抑制比大于159.8dB,芯片尺寸0.88mm ×0.57mm.
[Abstract]:Nerve injury and regeneration have always been an important topic in neuroscience research. At present, the use of medical methods to repair the damaged nervous system, especially the damaged central nervous system, there are many difficult medical clinical problems, with the mutual penetration of neuroscience and semiconductor and other disciplines. And the size of CMOS transistor is getting smaller and smaller, which makes it possible to insert the corresponding chip into the damaged nerve of human body and complete the transmission of neural signal. In this paper, the related theories of neural signals are introduced, including the structure and electrical characteristics of neurons. Then the types of electrodes used to collect and excite neural signals, such as implantable microelectrodes and body surface electrodes, are introduced, and several common circuit structures for detecting and exciting neural signals are compared. The core circuit of the neural bridge integrated circuit designed in this paper is the CMOS operational amplifier. Because the amplitude of the neural signal is weak and the randomness is strong, the input and output full swing operational amplifier is used as the main operational amplifier of the system circuit. Based on the introduction of the process of analog integrated circuit design, the basis of layout design, multi-project wafer planning, analog integrated circuit technology and CMOS operational amplifier theory, a full swing of input and output is designed by using 0.35 渭 m CMOS process. The simulation results show that the open-loop gain is 123.1dB, the unit gain bandwidth is 6.814MHz, and the phase margin is 82.21 掳. The transconductivity of the input stage is maintained within 5.5%, the power rejection ratio can reach 121.8 dB, and the common mode rejection ratio can reach 125.7 dB. In this paper, a voltage excited neural bridge integrated circuit is designed by using an input / output full swing high performance CMOS operational amplifier. The circuit includes a resistance-capacitance coupling network connected to the nerve electrode, a preinstrument amplifier and a DC compensation circuit. Double T notch network and neural functional electric excitation circuit. Because the capacitance specific resistance is easier to match, the switched capacitor reamplifier circuit is used in the neural function electric excitation circuit in this paper. The external resistance in the instrument amplifier is adjusted and the gain of the system circuit is adjusted. The simulation results show that the gain of the circuit 59.7dB~119dB is adjustable, the 3dB bandwidth is more than 9.5kHz, the common-mode rejection ratio is more than 159.8dB, and the chip size 0.88mm 脳 0.57mm.
【学位授予单位】:东南大学
【学位级别】:硕士
【学位授予年份】:2015
【分类号】:TN402

【相似文献】

相关期刊论文 前10条

1 金爱华,张翠萍;高速运算放大器在视频线路中的应用[J];电大理工;2000年03期

2 朱路扬,刘正生;零器模型在含有运算放大器网络中的应用[J];赣南师范学院学报;2001年03期

3 杜卫华;工程中几种实用的运算放大器调零方法[J];承德民族职业技术学院学报;2002年02期

4 姜立中;高速运算放大器特性参数表[J];电子世界;2002年09期

5 ;德州仪器推出可驱动16位系统的新型低噪声高速运算放大器[J];电子工程师;2003年07期

6 陈永真 ,宁武;千伏级甚高压运算放大器[J];电子设计应用;2003年08期

7 詹姆士·文森;什么原因毁掉了运算放大器?[J];电子设计应用;2003年Z1期

8 ;良好的设计可以减少运算放大器的加电问题[J];电子设计应用;2004年01期

9 TADIJA JANJIC,BRUCE TRUMP;运算放大器的选择[J];今日电子;2004年08期

10 阮伟华;含有运算放大器网络的分析方法[J];南京工业职业技术学院学报;2004年02期

相关会议论文 前10条

1 任迪远;陆妩;余学锋;郭旗;艾尔肯;;双极运算放大器在不同剂量率下的辐射损伤效应[A];第十一届全国可靠性物理学术讨论会论文集[C];2005年

2 孙旭;李哲英;钮文良;;一种改进的运算放大器小信号建模方法及验证[A];第十届全国敏感元件与传感器学术会议论文集[C];2007年

3 陈盘训;周开明;;运算放大器X和γ射线辐射损伤的比较[A];中国工程物理研究院科技年报(1999)[C];1999年

4 唐俊;;如何设计和测试满足指标要求的运算放大器[A];四川省电子学会半导体与集成技术专委会2006年度学术年会论文集[C];2006年

5 修丽梅;李哲英;;低电压低功耗运算放大器的研究[A];全国第一届信号处理学术会议暨中国高科技产业化研究会信号处理分会筹备工作委员会第三次工作会议专刊[C];2007年

6 孙旭;李哲英;;一种建立运算放大器宏模型的新方法[A];2007系统仿真技术及其应用学术会议论文集[C];2007年

7 刘正山;邓长明;张志勇;宿小辉;程昶;李梅;;用于化合物半导体探测器的小型电荷灵敏前置放大器[A];第8届全国核电子学与核探测技术学术年会论文集(一)[C];1996年

8 陈盘训;谢泽元;;γ总剂量辐射对运算放大器性能的影响[A];中国工程物理研究院科技年报(2002)[C];2002年

9 姚雷波;骆丽;;CMOS两级运算放大器调零电路性能分析[A];中国通信集成电路技术与应用研讨会文集[C];2006年

10 陆妩;任迪远;郭旗;余学峰;;双极运算放大器ELDRS效应的变剂量率实验室加速模拟方法初探[A];2007'第十二届全国可靠性物理学术讨论会论文集[C];2007年

相关重要报纸文章 前10条

1 本报记者 赵艳秋;运算放大器:新架构使老器件焕发青春[N];中国电子报;2009年

2 成都 温成宜 编译;输出大电流的运算放大器[N];电子报;2014年

3 成都 温成宜 编译;运算放大器的输入保护电路[N];电子报;2014年

4 河南 郭长永 郭建国;自制运算放大器测试仪[N];电子报;2007年

5 四川 张达 编译;用运算放大器构成的6dB视频信号放大器[N];电子报;2004年

6 广东 刘丽鑫;集成运算放大器应用中的电气过应力(下)[N];电子报;2011年

7 山西 江鹏远 编译;相位检波器的开关增益运算放大器[N];电子报;2012年

8 任爱青;美国国家半导体推出全新高速运算放大器[N];中国电子报;2001年

9 广州 张世旺;运算放大器应用实验[N];电子报;2004年

10 成都 史为;有读者来信问:什么是仪用放大器?[N];电子报;2008年

相关博士学位论文 前3条

1 屈熹;低功耗快速响应的片上集成LDO研究[D];电子科技大学;2014年

2 廖鹏飞;容性负载运算放大器的频率补偿技术研究[D];电子科技大学;2014年

3 石立春;高精度∑-Δ调制器的研究与设计[D];西安电子科技大学;2014年

相关硕士学位论文 前10条

1 贾成伟;基于0.18μm CMOS工艺的太赫兹成像芯片研究[D];东南大学;2015年

2 张俊茹;基于电流反馈运算放大器的全集成连续时间滤波器的研究[D];吉林大学;2016年

3 邹序武;基于恒流二极管的低压低功耗运算放大器研究[D];贵州大学;2015年

4 古丽尼格尔·迪力夏提;高性能CMOS运算放大器应用研究与设计[D];北京交通大学;2016年

5 范国亮;一种高精度低噪声运算放大器的设计[D];电子科技大学;2016年

6 邓金鸣;微电子肌电桥关键电路的研究和设计[D];东南大学;2015年

7 刘心惟;一种低功耗高电压转换速率的模拟运算放大器设计[D];电子科技大学;2016年

8 王雅丽;神经桥集成电路的设计[D];东南大学;2015年

9 刘辉;低压低功耗CMOS运算放大器的设计[D];电子科技大学;2002年

10 辛国松;一款轨到轨输入/输出运算放大器的设计与研究[D];西安电子科技大学;2013年



本文编号:2482708

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/2482708.html


Copyright(c)文论论文网All Rights Reserved | 网站地图

版权申明:资料由用户f9c0c***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱[email protected]